产品简介LMK1D2108 时钟缓冲器将两个时钟输入(IN0 和 IN1)分配给 16 对差分 LVDS 时钟输出(OUT0 至 OUT15),通过超小延迟实现时钟分配。每个缓冲器块由一个输入和最多 8 个 LVDS 输出组成。输入可以为 LVDS、LVPECL、HCSL、CML 或 LVCMOS。LMK1D2108 专为驱动 50Ω …
产品简介
LMK1D2108 时钟缓冲器将两个时钟输入(IN0 和 IN1)分配给 16 对差分 LVDS 时钟输出(OUT0 至 OUT15),通过超小延迟实现时钟分配。每个缓冲器块由一个输入和最多 8 个 LVDS 输出组成。输入可以为 LVDS、LVPECL、HCSL、CML 或 LVCMOS。
LMK1D2108 专为驱动 50Ω 传输线路而设计。在单端模式下驱动输入时,对未使用的负输入引脚施加适当的偏置电压。
使用控制引脚 (EN) 可以启用或禁用输出组。如果该引脚保持开路,将启用两个组输出。如果控制引脚切换至逻辑“0”,则两个组输出均被禁用(静态逻辑“0”)。如果控制引脚切换至逻辑“1”,则一个组的输出被禁用,而另一个组的输出被启用。该器件还支持失效防护功能。该器件还整合了输入迟滞,可防止在没有输入信号的情况下输出随机振荡。
特性
• 高性能 LVDS 时钟缓冲器系列:高达 2GHz
– 双路 1:6 差分缓冲器
– 双路 1:8 差分缓冲器
• 电源电压:1.71V 至 3.465V
• 低附加抖动:156.25MHz 下小于 12kHz 至20MHz范围内的60fs RMS 最大值
– 超低相位本底噪声:-164dBc/Hz(典型值)
• 超低传播延迟:< 575ps(最大值)
• 输出延迟:20ps(最大值)
• 高摆幅 LVDS(升压模式):500mV VOD(典型值,AMP_SEL 设置为 1 时)
• 使用 EN 引脚启用/禁用组
• 失效防护输入操作
• 通用输入接受 LVDS、LVPECL、LVCMOS、HCSL和 CML 信号电平
• LVDS 基准电压 (VAC_REF) 适用于容性耦合输入
• 工业温度范围:–40°C 至 105°C
• 封装:7mm × 7mm 48 引脚 VQFN(RGZ)
应用
• 电信及网络
• 医疗成像
• 测试和测量
• 无线基础设施
• 专业音频、视频和标牌
明佳达电子(回收)供应TI LMK1D2108RGZR 低附加抖动 LVDS 缓冲器,如有需要请联系我们。
联系人:陈先生
QQ:1668527835
电话:13410018555
邮箱:chen13410018555@163.com
电话咨询:86-755-83294757
企业QQ:1668527835/ 2850151598/ 2850151584/ 2850151585
服务时间:9:00-18:00
联系邮箱:chen13410018555@163.com/sales@hkmjd.com
公司地址:广东省深圳市福田区振中路新亚洲国利大厦1239-1241室
CopyRight©2022 版权归明佳达电子公司所有 粤ICP备05062024号-12
官方二维码
友情链接: